74HC595D 是高速硅柵 CMOS 器件,接腳兼容低功耗肖特基 TTL 電路(LSTTL)。它 符
合 JEDEC 標(biāo)準(zhǔn) no.7A.
74HC595D 由八段帶有存儲寄存器和三態(tài)輸出的串行移位寄存器組成。而移位寄存器和
存儲寄存器擁有分開的時鐘。
數(shù)據(jù)在移位時鐘 SH_CP 的上升沿到來時進(jìn)行移位傳輸,而在存儲時鐘 ST_CP 的上升沿
到來時由移位寄存器傳輸?shù)酱鎯拇嫫?。如果把兩個時鐘接在一起,那么移位寄存器上的數(shù)
據(jù)總是比存儲寄存器提前一個時鐘脈沖的時間
移位寄存器有一個串行輸入端(DS)和一個作為級聯(lián)的串行輸出端(Q7’),同時擁有
一個異步的復(fù)位端(低電平有效)。...
74HC595D 是高速硅柵 CMOS 器件,接腳兼容低功耗肖特基 TTL 電路(LSTTL)。它 符
合 JEDEC 標(biāo)準(zhǔn) no.7A.
74HC595D 由八段帶有存儲寄存器和三態(tài)輸出的串行移位寄存器組成。而移位寄存器和
存儲寄存器擁有分開的時鐘。
數(shù)據(jù)在移位時鐘 SH_CP 的上升沿到來時進(jìn)行移位傳輸,而在存儲時鐘 ST_CP 的上升沿
到來時由移位寄存器傳輸?shù)酱鎯拇嫫鳌H绻褍蓚€時鐘接在一起,那么移位寄存器上的數(shù)
據(jù)總是比存儲寄存器提前一個時鐘脈沖的時間
移位寄存器有一個串行輸入端(DS)和一個作為級聯(lián)的串行輸出端(Q7’),同時擁有
一個異步的復(fù)位端(低電平有效)。存儲寄存器有八位并行的帶有三態(tài)輸出的總線驅(qū)動輸出
端,當(dāng)輸出使能端(OE)為低電平時,輸出端為正常輸出,反之,OE 為高電平時,輸出為
高阻關(guān)閉狀態(tài)
● 八位串行輸入
● 八位串行或并行輸出
● 擁有三態(tài)輸出的存儲寄存器
● 帶有直接清零的移位寄存器
● 100MHz(典型值)的移位輸出頻率
● ESD 保護(hù)功能